diff --git a/src/funcionesSim.py b/src/funcionesSim.py index e4fe1c9..6f3deee 100644 --- a/src/funcionesSim.py +++ b/src/funcionesSim.py @@ -43,8 +43,8 @@ def simular(tensionCap, Rtotal, Lbobina, Ctotal, lts_path, tSim = 100e-3, toff_s ''' - modeloSim = "src/simulador/modelo_transitorio.asc" - outDir = 'src/simulador' + modeloSim = "simulador/modelo_transitorio.asc" + outDir = 'simulador' ## Hago la simulacion @@ -89,7 +89,7 @@ def dibujar(resultado): if __name__ == '__main__': - lts_path = "C:/Users/osuescuneli/AppData/Local/Programs/ADI/LTspice/LTspice.exe" + lts_path = "D:\\Appdata\\LTSpice\\LTSPice.exe" Tension = 50 Resistencia = 1.942 diff --git a/src/simulador/modelo_transitorio.net b/src/simulador/modelo_transitorio.net deleted file mode 100644 index adf3884..0000000 --- a/src/simulador/modelo_transitorio.net +++ /dev/null @@ -1,25 +0,0 @@ -* C:\Users\osuescuneli\Desktop\source\src\simulador\modelo_transitorio.asc -* Generated by LTspice 24.1.5 for Windows. -V1 N001 0 {V} -S1 N001 condensador cont1 0 SW -V2 cont1 0 PULSE(0 10 0 1n 1n {toff_sw} {tsim}) -C1 condensador 0 {C} -M1 V2 cont2 0 0 IRFZ44N -V3 cont2 0 PULSE(0 15 {ton_mos} 1n 1n {delta} {tsim}) -L1 V1 V2 {L} -R1 condensador V1 {R} -.model NMOS NMOS -.model PMOS PMOS -.lib C:\Users\osuescuneli\AppData\Local\LTspice\lib\cmp\standard.mos -.tran 0 {tsim} 0 -.Model SW SW(Ron=1m Roff=100Meg Vt = 5) -.param tsim 100m -.param toff_sw 1m -.param ton_mos 1.5m -.param R 1.942 -.param C 1m -.param L 11u -.param V 150 -.param delta tsim-ton_mos -.backanno -.end diff --git a/src/simulador/modelo_transitorio_1.net b/src/simulador/modelo_transitorio_1.net index f5b83ac..ddaace6 100644 --- a/src/simulador/modelo_transitorio_1.net +++ b/src/simulador/modelo_transitorio_1.net @@ -1,5 +1,5 @@ -* C:\Users\osuescuneli\Desktop\source\src\simulador\modelo_transitorio.asc -* Generated by LTspice 24.1.5 for Windows. +* C:\Users\pedro\Desktop\Projects\LaunchSim\src\simulador\modelo_transitorio.asc +* Generated by LTspice 24.1.4 for Windows. V1 N001 0 {V} S1 N001 condensador cont1 0 SW V2 cont1 0 PULSE(0 10 0 1n 1n {toff_sw} {tsim}) @@ -10,7 +10,7 @@ L1 V1 V2 {L} R1 condensador V1 {R} .model NMOS NMOS .model PMOS PMOS -.lib C:\Users\osuescuneli\AppData\Local\LTspice\lib\cmp\standard.mos +.lib C:\Users\pedro\AppData\Local\LTspice\lib\cmp\standard.mos .tran 0 {tsim} 0 .Model SW SW(Ron=1m Roff=100Meg Vt = 5) .param tsim 15m diff --git a/src/simulador/modelo_transitorio_1.op.raw b/src/simulador/modelo_transitorio_1.op.raw index b1e054f..b02ca47 100644 Binary files a/src/simulador/modelo_transitorio_1.op.raw and b/src/simulador/modelo_transitorio_1.op.raw differ diff --git a/src/simulador/modelo_transitorio_1.raw b/src/simulador/modelo_transitorio_1.raw index 799d271..e9d6bfe 100644 Binary files a/src/simulador/modelo_transitorio_1.raw and b/src/simulador/modelo_transitorio_1.raw differ diff --git a/src/geometry_viewer.py b/src/tabs/geometry_viewer.py similarity index 100% rename from src/geometry_viewer.py rename to src/tabs/geometry_viewer.py