Merge
This commit is contained in:
parent
f045c115d8
commit
456da9d6e9
@ -43,8 +43,8 @@ def simular(tensionCap, Rtotal, Lbobina, Ctotal, lts_path, tSim = 100e-3, toff_s
|
|||||||
|
|
||||||
'''
|
'''
|
||||||
|
|
||||||
modeloSim = "src/simulador/modelo_transitorio.asc"
|
modeloSim = "simulador/modelo_transitorio.asc"
|
||||||
outDir = 'src/simulador'
|
outDir = 'simulador'
|
||||||
|
|
||||||
## Hago la simulacion
|
## Hago la simulacion
|
||||||
|
|
||||||
@ -89,7 +89,7 @@ def dibujar(resultado):
|
|||||||
|
|
||||||
if __name__ == '__main__':
|
if __name__ == '__main__':
|
||||||
|
|
||||||
lts_path = "C:/Users/osuescuneli/AppData/Local/Programs/ADI/LTspice/LTspice.exe"
|
lts_path = "D:\\Appdata\\LTSpice\\LTSPice.exe"
|
||||||
|
|
||||||
Tension = 50
|
Tension = 50
|
||||||
Resistencia = 1.942
|
Resistencia = 1.942
|
||||||
|
@ -1,25 +0,0 @@
|
|||||||
* C:\Users\osuescuneli\Desktop\source\src\simulador\modelo_transitorio.asc
|
|
||||||
* Generated by LTspice 24.1.5 for Windows.
|
|
||||||
V1 N001 0 {V}
|
|
||||||
S1 N001 condensador cont1 0 SW
|
|
||||||
V2 cont1 0 PULSE(0 10 0 1n 1n {toff_sw} {tsim})
|
|
||||||
C1 condensador 0 {C}
|
|
||||||
M1 V2 cont2 0 0 IRFZ44N
|
|
||||||
V3 cont2 0 PULSE(0 15 {ton_mos} 1n 1n {delta} {tsim})
|
|
||||||
L1 V1 V2 {L}
|
|
||||||
R1 condensador V1 {R}
|
|
||||||
.model NMOS NMOS
|
|
||||||
.model PMOS PMOS
|
|
||||||
.lib C:\Users\osuescuneli\AppData\Local\LTspice\lib\cmp\standard.mos
|
|
||||||
.tran 0 {tsim} 0
|
|
||||||
.Model SW SW(Ron=1m Roff=100Meg Vt = 5)
|
|
||||||
.param tsim 100m
|
|
||||||
.param toff_sw 1m
|
|
||||||
.param ton_mos 1.5m
|
|
||||||
.param R 1.942
|
|
||||||
.param C 1m
|
|
||||||
.param L 11u
|
|
||||||
.param V 150
|
|
||||||
.param delta tsim-ton_mos
|
|
||||||
.backanno
|
|
||||||
.end
|
|
@ -1,5 +1,5 @@
|
|||||||
* C:\Users\osuescuneli\Desktop\source\src\simulador\modelo_transitorio.asc
|
* C:\Users\pedro\Desktop\Projects\LaunchSim\src\simulador\modelo_transitorio.asc
|
||||||
* Generated by LTspice 24.1.5 for Windows.
|
* Generated by LTspice 24.1.4 for Windows.
|
||||||
V1 N001 0 {V}
|
V1 N001 0 {V}
|
||||||
S1 N001 condensador cont1 0 SW
|
S1 N001 condensador cont1 0 SW
|
||||||
V2 cont1 0 PULSE(0 10 0 1n 1n {toff_sw} {tsim})
|
V2 cont1 0 PULSE(0 10 0 1n 1n {toff_sw} {tsim})
|
||||||
@ -10,7 +10,7 @@ L1 V1 V2 {L}
|
|||||||
R1 condensador V1 {R}
|
R1 condensador V1 {R}
|
||||||
.model NMOS NMOS
|
.model NMOS NMOS
|
||||||
.model PMOS PMOS
|
.model PMOS PMOS
|
||||||
.lib C:\Users\osuescuneli\AppData\Local\LTspice\lib\cmp\standard.mos
|
.lib C:\Users\pedro\AppData\Local\LTspice\lib\cmp\standard.mos
|
||||||
.tran 0 {tsim} 0
|
.tran 0 {tsim} 0
|
||||||
.Model SW SW(Ron=1m Roff=100Meg Vt = 5)
|
.Model SW SW(Ron=1m Roff=100Meg Vt = 5)
|
||||||
.param tsim 15m
|
.param tsim 15m
|
||||||
|
Binary file not shown.
Binary file not shown.
Loading…
Reference in New Issue
Block a user